首页> 外文OA文献 >A 3MHz-BW 3.6GHz digital fractional-N PLL with sub-gate-delay TDC, phase-interpolation divider, and digital mismatch cancellation
【2h】

A 3MHz-BW 3.6GHz digital fractional-N PLL with sub-gate-delay TDC, phase-interpolation divider, and digital mismatch cancellation

机译:具有子栅极延迟TDC,相位插值分频器和数字失配消除功能的3MHz-BW 3.6GHz数字小数N分频PLL

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

A 3.6 GHz digital fractional-N PLL combines a 4b TDC with digital element shuffling, and a 4b feedback phase interpolator with digital cancellation of mismatches. It achieves maximum in-band fractional spur of -57 dBc and in-band noise of -104 dBc/Hz at 400 kHz offset with 3 MHz bandwidth. The PLL draws 67 mA from a 1.2 V supply and occupies an active area of 0.4 mm2 in 6 nm CMOS.
机译:3.6 GHz数字小数N分频PLL结合了4b TDC和数字元素混洗功能,以及4b反馈相位内插器和数字失配消除功能。在具有3 MHz带宽的400 kHz偏移下,它可实现-57 dBc的最大带内分数杂散和-104 dBc / Hz的带内噪声。 PLL从1.2 V电源汲取67 mA电流,并在6 nm CMOS中占据0.4 mm2的有效面积。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号